関連イベント
関連雑誌
News Details ニュース詳細
ネットロジック、40Gバックプレーン向けPHYを発表
October 21, 2010, サンタクララ--ネットロジック(NetLogic Microsystems, Inc)はNLP3342、業界初のデュアルモードクワッドポート10GBASE-KRと40GBASE-KR4バックプレーンPHYEEE(Energy Efficient Ethernet)を発表した。
このNLP3342デバイスは最先端の40nm CMOSプロセスで設計されており、標準バックプレーンで10Gbpsおよび40Gbps伝送をターゲットにしている。IEEE.802.3azEnergy Efficient Ethernet標準にも準拠していて、消費電力は極めて低い。NLP3342 PHYデバイスにはNetLogicのEDC、3タップ・トランスミット・プリエンファシス、自動レシーブリンクマージンキャリブレーション、FEC技術を集積して多様なバックプレーンでシリアルデータ伝送の最高パフォーマンス、ロバスト性が達成できるように設計されている。
NLP3342 PHYは、ネットワークのスループットパフォーマンスに応じて消費電力が拡大するような次世代データセンタ、通信装置に適している。これにより、データセンタやインフラネットワークのマネージャはデータセンタのサーバ、ネットワーク装置、アグリゲーションプラットフォームのクーリングコストを大幅に下げることができる。EEE標準をサポートする業界初の40Gbps、クワッドポート10Gbps PHYソリューションをリリースすることでNetLogicは次世代バックプレーンシステムのジッタ特性とリーチパフォーマンスを改善しながらエネルギー効率向上を高めようとしている。
また、NLP3342PHYデバイスは、40GbE(40GBASE-KR4)およびクワッドチャネル10GbE(10GBASE-KR)モードを同一のデバイスでサポートする業界初の製品。これにより、顧客はブレードサーバ、ATCAスイッチ、ルータなど幅広い装置の開発で、これまでにないスケーラビリティが得られる。
このNLP3342デバイスは最先端の40nm CMOSプロセスで設計されており、標準バックプレーンで10Gbpsおよび40Gbps伝送をターゲットにしている。IEEE.802.3azEnergy Efficient Ethernet標準にも準拠していて、消費電力は極めて低い。NLP3342 PHYデバイスにはNetLogicのEDC、3タップ・トランスミット・プリエンファシス、自動レシーブリンクマージンキャリブレーション、FEC技術を集積して多様なバックプレーンでシリアルデータ伝送の最高パフォーマンス、ロバスト性が達成できるように設計されている。
NLP3342 PHYは、ネットワークのスループットパフォーマンスに応じて消費電力が拡大するような次世代データセンタ、通信装置に適している。これにより、データセンタやインフラネットワークのマネージャはデータセンタのサーバ、ネットワーク装置、アグリゲーションプラットフォームのクーリングコストを大幅に下げることができる。EEE標準をサポートする業界初の40Gbps、クワッドポート10Gbps PHYソリューションをリリースすることでNetLogicは次世代バックプレーンシステムのジッタ特性とリーチパフォーマンスを改善しながらエネルギー効率向上を高めようとしている。
また、NLP3342PHYデバイスは、40GbE(40GBASE-KR4)およびクワッドチャネル10GbE(10GBASE-KR)モードを同一のデバイスでサポートする業界初の製品。これにより、顧客はブレードサーバ、ATCAスイッチ、ルータなど幅広い装置の開発で、これまでにないスケーラビリティが得られる。